P L L中,反馈控制环路驱动电压控制振荡器(V C O),使振荡器频率(或相位)精确跟踪所施加基准频率的倍数。许多优秀的参考文献解释了P L L的数学分析。下面让我们依次考察一下PLL构建模块。
/dl/210691.html
上传时间: 2022-09-07
上传用户:xiuhao
老外的PLL锁相环原理和应用介绍,很不错!
/dl/205687.html
上传时间: 2021-05-07
上传用户:haxuyun
电子设计电子竞赛毕业设计产品开发(吐血推荐),值得大家参考学习。
/dl/207857.html
上传时间: 2021-09-29
上传用户:AliceHuang
本文在介绍了经典全数字锁相环(all digital PLL, ADPLL)的基础上,提出了具有捕获锁定未知输入信号频率功能的ADPLL,使用方便,应用广泛。本文详尽的描述了系统的工作原理和关
/dl/202036.html
上传时间: 2021-01-07
上传用户:gxulgc
随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使用硬件描述语言,可以实现特定的信号处理算法,如FFT、FIR等算法 ...
/dl/203382.html
标签: FPGA
上传时间: 2021-02-02
上传用户:banana323
1、TEA5767模块,没有采用网络流传的收台方法,我是直接按PLL步进的方式手动收台,估计是最精准的方式了。没有加入自动收台功能。 2、12864点阵屏,ST7920控制,使用了自定义字符(天线、摄氏度)。按键开启背光,10秒无动作自动关闭。 3、DS1302/DS18B20,网络流传的控制程序。 4、PT2257调音,I2C控制,多级音量控制。 5 ...
/dl/203578.html
上传时间: 2021-02-08
上传用户:HANSK
完成Quartus II工程和Qsys模块的创建。在创建的过程中,我们首先运行 Quartus II,建立一个Quartus II工程,并在里面添加PLL等工程必备的模块;然后运行Qsys, 在Qsys 中创建一个包含NiosII CPU 的qsys 模块(也就是原来SOPC Builder 中的 sopc工 程),再将其添加到Quartus II工程中;最后完成对Quartus II 工程的配置。 ...
/dl/205930.html
上传时间: 2021-05-21
上传用户:hefu29
HA01的主要功能如下:·提供Microphone、Speaker、Line-in、Line-out的模拟接口,可直接与麦克风、耳机、模拟线路接口连接,也可通过功放芯片驱动喇叭,最大程度减少外部器件的使用。·同时提供1路IIS数字接口,支持左右声道,可以连接外部Codec芯片和应用处理器。·支持强大的语音处理算法功能,包括声学回音抵消AEC、噪声 ...
/dl/206395.html
上传时间: 2021-06-18
上传用户:zppzppzppzpp
GSM手机射频工作原理与电路分析匹配网络(Matching) 收发双工器(Diplexer) 声表面波滤波器(SAW) 平衡网络(Balance) 锁相环(PLL) 收发器(Transceiver) 衰减网络(Attenuation) 功率控制环路(APC) 滤波网络(Filter) 其它匹配的定义:后级输入阻抗与前级输 ...
/dl/207839.html
上传时间: 2021-09-28
上传用户:caoxi
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路.利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性. ...
/dl/210972.html
上传时间: 2022-09-10
上传用户:hugo1