首页|资源下载
登录|注册

您现在的位置是:电子研发网 > 资源下载 > 误码测试仪的硬件部分的设计与实现

误码测试仪的硬件部分的设计与实现

资 源 简 介

当今信息高速发展,特别是数字通信发展更为迅猛,故其传输的可靠性日益凸显。要了解系统的传输质量就需要对通信系统的进行误码测量,其中误码率就是反映数据传输设备和其信道工作质量的一个重要指标。在电信部门,测试2048kbps一次群线路的误码率是电信网维护的基本工作,其次,误码测试仪也是在工程验收、科研、教学实验等各方面必不可少的通信测量设备。

    论文从分析误码仪的原理入手,分别从硬件和软件两方面进行了阐述,特别在硬件部分中,主要通过信号部分实现了测试码的生成、发送、同步以及误码检测等功能,而且为了适用于各种通信设备的测试还设计了多种接口方式;而在微机控制部分,采用51系列单片机中的8031芯片作为主处理器,主处理器通过与信息部分的接口读取检测到的误码信号,进行统计计数和计算处理,同时还完成了对按键和液晶显示模块的控制;此外,8031芯片还要控制HDPLD的实时配置下载。硬件部分的合理设计适当提高硬件部分的整体性能。

    本课题系统设计采用HDPLD的设计思想,将系统中测试码的发送和接收用基于SRAM结构的HDPLD完成,使其硬件调试“软件”化,使系统具有了通用的硬件设计平台,不仅提高了设计人员的工作效率,大大缩短研制周期,而且降低设计费用和投资风险。在对于2048kbps一次群线路测量上,经过大量计算总结推出了误码率计算的公式,并采用了新的插值算法,不仅提高了计算速度,而且也提高了计算精度。为了使误码仪的适用范围更广,系统还设计了多种测试接口,及多种传输速率,可以直接对各种通信设备及各种通信教学实验仪器进行误码测量。采用单片机来控制的误码仪,更是集低功耗、高精度、体积小、性价比高等优点于一身的智能性测试仪,并其可靠性得到显著提高。

相 关 资 源